Diseño, implementación y simulación de un circuito en lógica secuencial
1: Asignatura: FUNDAMENTOS de SISTEMAS DIGITALES Diseño, Implementación y Simulación de un Circuito en Lógica Secuencial
2: Título de la Actividad:
3: Datos personales: - Nombre y Apellidos: Jorge Pérez Tester - DNI: 33465980Z - Centro asociado: Alzira – Valencia (Valencia) “Francisco Tomás y Valiente” 4: Código de la actividad que le ha correspondido realizar: A-E-2-080 5: Enunciado. Enunciado A-E-2-080 Esta actividad consiste en el diseño e implementación en el un circuito secuencial que consta de tres bloque funcionales que realizan funciones claramente diferentes. El primer bloque consiste en construir un reloj con el circuito de tiempo 555 funcionando como astable. El segundo bloque consiste en …ver más…
Donde observamos que cuando la tensión en el condensador alcanza el valor 2 Vcc/3 la salida pasa a estado bajo, mientras que cuando ha decrecido hasta el valor de 1 Vcc/3, vuelve a repetirse el ciclo de carga del condensador. V(D2:2): señal en el terminal 7 (descarga).
-
2.- BLOQUE 2: DISEÑO DEL GENERADOR DE LA SEÑAL DE CONTROL.
El segundo bloque consiste en obtener, a partir del astable, una onda cuadrada de mayor periodo, en concreto de cuatro veces el periodo. 2.1.- Contador integrado SN74393 Para obtener una señal cuatro veces el periodo obtenido del multivibrador astable, utilizaremos el contador integrado de 4 bits SN74393, el cual se compone de cuatro biestables tipo T conectados en cascada. La señal de salida del circuito astable (555) se aplica solo al primer biestable. Las siguientes entradas de reloj se alimentarán de la salida Q del biestable anterior, comportándose de esta manera como un contador asíncrono, pues no todos los biestables tienen la misma señal de reloj y no todos responden instantáneamente a los cambios de este. El terminal 2 del circuito (entrada CLEAR), lo conectamos a cero, ya que esta entrada en este circuito es activa en baja. Otra característica del circuito es que la entrada de reloj (terminal 1) se encuentra negada, por lo tanto el circuito cuenta en los flancos de bajada (paso de alta a baja). Como necesitamos